Tác giả: Daniel Nenni
ngày 22-05-2023
Thiết kế chip do Trí tuệ Nhân tạo tạo ra đang tiến triển với tốc độ không tưởng!
Trong tuần trước, tôi đã viết về Cuộc thi Thiết kế Silic hợp mã nguồn mở do Efabless sáng tạo. Nếu bạn chưa làm điều đó, hãy xem kỹ cuộc thi và xem trực tiếp điều này là gì. Trong cuộc trò chuyện với Mike Wishart và Mohamed Kassem, hai người sáng lập Efabless, các nhà thiết kế tạo ra một khối đơn giản có thể đi từ lời gợi ý đến GDS trong vài giờ, thậm chí sau khi lặp đi lặp lại để gỡ lỗi, hoàn thành dự án trong vài ngày. Điều này thật tuyệt vời, và cuộc thi hứa hẹn một trải nghiệm học tập rất tập trung và độc đáo. Tôi lưu ý rằng tốc độ là mấu chốt vì hạn chót nộp là nửa đêm ngày 2 tháng 6 để đủ điều kiện để giành gần 10.000 đô la trị giá bảng mạch silic và bảng đánh giá miễn phí.
Bây giờ họ cũng đã công bố một hội đồng giám khảo có một lượng kinh nghiệm đáng kể trong ngành công nghiệp bán dẫn, mã nguồn mở và trong học máy. Đây là một cơ hội tuyệt vời để cho công việc của bạn được tiết lộ trước mắt các chuyên gia trong ngành.
Bây giờ tôi muốn đi sâu hơn vào cái chuyển động này là gì, với sự cảm ơn đặc biệt đến Mohamed và thậm chí chatGPT đã mang lại một số hiểu biết thú vị.
Tổng quan
Trí tuệ Sáng tạo Nhân tạo, như tôi chắc chắn rằng bạn đã biết, đề cập đến trí tuệ nhân tạo học từ các kho dữ liệu khổng lồ và tạo ra những kết luận ban đầu. Nó đã được sử dụng để trả lời các câu hỏi trong toàn bộ các lĩnh vực và đã tạo ra nội dung trong những lĩnh vực đòi hỏi sự “sáng tạo”, bao gồm nghệ thuật, âm nhạc và viết sáng tạo. Nó đang ngày càng được sử dụng trong phát triển phần mềm và thiết kế các hệ thống phức tạp, với chất lượng kết quả đang cải thiện ở một tốc độ rất nhanh, có vẻ như theo cách tiến trình mũ.
Trong thiết kế chip, Efabless và cộng đồng của họ đang cho thấy rằng tự động hóa thiết kế chip và tối ưu hóa quá trình thiết kế Verilog với Trí tuệ Sáng tạo Nhân tạo là hiện thực. Các lợi ích được hứa hẹn bao gồm hiệu suất tốt hơn và đẩy mạnh sự đổi mới bằng cách đưa thêm nhiều người vào lĩnh vực chip, mở rộng hiểu biết và giảm thời gian và chi phí liên quan đến quy trình tổng thể.
Thiết kế Chip do Trí tuệ Nhân tạo
Lịch sử cho thấy rằng thiết kế chip luôn luôn khó khăn, tốn thời gian và đắt đỏ. Hơn nữa, quy trình này bao gồm nhiều bước, mỗi bước đều đòi hỏi sự chú ý tận tâm đáng kể, vì những sai sót có thể đánh mất tháng ngày và hàng triệu đô la. Do đó, rất ít người và thậm chí còn ít hơn là các công ty dám thử.
Trí tuệ nhân tạo thay đổi quy trình này bằng cách khám phá nhanh và hiệu quả hơn nhiều so với những nhóm thiết kế tốt nhất, từ đó xác định các giải pháp phù hợp hơn với sự kết hợp đúng đắn giữa hiệu suất, tiêu thụ năng lượng và chi phí. Do đó, sai sót của con người giảm đi đáng kể và quy trình thiết kế được tăng tốc.
Trí tuệ Sáng tạo Nhân tạo đi xa hơn bằng việc tạo ra hoàn toàn các thiết kế mới. Các công cụ Trí tuệ Sáng tạo Nhân tạo tiêu thụ hàng loạt mã Verilog, học mọi thứ cần thiết để tạo ra thiết kế silic. Sau đó, khi được cung cấp các “lời gợi ý” bằng ngôn ngữ thông thường với mức độ trừu tượng cao, mô hình tạo ra mã Verilog cần thiết.
Điều này giảm đáng kể thời gian và công sức cần thiết cho việc lập trình thủ công. Điều quan trọng là nó hứa hẹn chất lượng cao hơn bằng cách tránh sai sót do thiếu kinh nghiệm hoặc sơ ý và, khác với con người, nó sẽ luôn tuân theo những phương pháp tốt nhất nó học từ web. Cuối cùng, nó định nghĩa lại sự sáng tạo và đổi mới bằng cách so khớp mẫu, trong vài phút, trên cơ sở kinh nghiệm tổng hợp của tất cả các nhà thiết kế cho đến nay (ít nhất là những kinh nghiệm được chia sẻ trên web!).
Thiết kế được Tạo ra bởi Trí tuệ Nhân tạo Là Một Trò chơi Thay đổi
Tôi không thể không kết luận rằng trí tuệ sáng tạo nhân tạo có tiềm năng cách mạng hóa ngành công nghiệp, có thể sẽ làm phục hồi hoạt động thiết kế, các nhà thiết kế và sáng tạo.
Theo ý kiến của tôi, Cuộc thi Thiết kế của Efabless đại diện cho bước đầu tiên trong việc làm cho những thay đổi này trở nên rất rõ ràng. Không chỉ đây là sự tham gia mở cửa đầu tiên trong lĩnh vực này, mà các thiết kế này sẽ hoàn toàn mã nguồn mở để quá trình học tập của chúng ta được tăng tốc và minh bạch, chắc chắn.
Tôi khuyến khích mọi người tham gia với ý tưởng rằng cần có thêm nhiều người, nhiều thiết kế và nhiều hiểu biết hơn.
Về Efabless
Efabless là một nền tảng thiết kế chip dựa trên đám mây miễn phí, cùng với một cộng đồng phát triển chip đang phát triển với hơn 9000 nhà thiết kế chip, và là một công ty công nghệ thân thiện với quá trình sản xuất, giúp bạn biến ý tưởng thành thực tế trên một chip bên trong sản phẩm của bạn. Chỉ có Efabless chipIgnite cung cấp một giải pháp toàn diện từ đầu đến cuối để tạo ra chip riêng của bạn với chi phí rất thấp. Được thành lập vào năm 2014, Efabless có một cộng đồng phát triển mạnh mẽ với hàng ngàn nhà thiết kế chip đã đưa hơn 400 chip đến quá trình sản xuất.